## Лекция 5

Тема: Пассивные и активные элементы полупроводниковых интегральных микросхем

1) Распределение примесей в планарной технологии изготовления транзисторов *n-p-n* типа.

2) Типовая конструкция планарного *п-р-и* транзистора.

3) Упрощенная структура и эквивалентная схема планарного *п-р-и* транзистора.

4) Последовательность технологических операций при изготовлении планарного *n-p-n* транзистора.

## ТРАНЗИСТОРЫ п-р-п

Поскольку *n-p-n*-транзисторы составляют основу биполярных ИС, мы рассмотрим их наиболее подробно, включая технологию изготовления. При будем считать, осуществлена ЭТОМ ЧТО изоляция методом Особенности, разделительной диффузии. обусловленные другими методами изоляции, в необходимых случаях оговариваются.

Распределение примесей. На рис. 42 показано распределение примесей в слоях интегрального транзистора со скрытым *n*<sup>+</sup>-слоем (рис. 36, б). Следует обратить внимание на то, что распределение эффективной концентрации акцепторов в базовом слое оказывается немонотонным. Соответственно немонотонным оказывается И распределение дырок. Справа от точки максимума градиент концентрации дырок отрицательный И внутреннее поле-(по отношению к инжектированным электронам) является ускоряющим. Это характерно для всех дрейфовых транзисторов. Однако слева от точки максимума градиент концентрации положительный, а значит поле является тормозящим. Наличие участка с тормозящим полем приводит к некоторому увеличению результирующего времени пролета носителей через базу. Однако расчеты показывают, что это увеличение составляет всего 20-30% и для приближенных оценок может не учитываться.

Конфигурации и рабочие параметры. Конфигурации интегральных транзисторов (в плане) имеют несколько вариантов. Два из них показаны на рис. 43.



Рис. 42. Распределение концентрации примесей в структуре интегрального *n-p-n*-транзистора и распределение эффективных концентраций

Первая конфигурация (рис. 43, а) называется асимметричной: в ней коллекторный ток протекает к эмиттеру только в одном направлении: на справа. Вторая конфигурация (рис. 43, б) рис. 43, а – называется симметричной: в ней коллекторный ток протекает к эмиттеру с трех сопротивление сторон. Соответственно коллекторного слоя  $r_{\kappa\kappa}$ 3 оказывается примерно раза меньше, В чем у асимметричной конфигурации.

Вторая конфигурация характерна также тем, что контактное окно и металлизация коллектора разбиты на две части. При такой конструкции облегчается металлическая разводка: алюминиевая полоска (например, эмиттерная на рис. 43,  $\delta$ ) может проходить над коллектором по защитному окислу, покрывающему поверхность ИС.

Для примера на рис. 43, *а* приведены относительные размеры слоев интегрального *n-p-n*-транзистора для минимального литографического разрешения, равного 10 мкм. Для этого случая в табл. 2 приведены типичные параметры этих слоев, а в табл. 3 – типичные параметры транзисторов.



Рис. 43. Конфигурация (топология) транзисторов: *а* – асимметричная; *б* – симметричная

Таблица 2. Типичные параметры слоев интегрального *п-р-п*-транзистора

| Наименование слоя                   | <i>N</i> , cm <sup>-3</sup> | <i>d</i> , мкм | ρ, Ом∙см | <i>R<sub>s</sub></i> , Ом/□ |
|-------------------------------------|-----------------------------|----------------|----------|-----------------------------|
| Подложка <i>р</i> -типа             | $1,5 \cdot 10^{15}$         | 300            | 10       | _                           |
| Скрытый <i>п</i> <sup>+</sup> -слой | _                           | 5-10           | _        | 8-20                        |
| Коллекторный п-слой                 | 10 <sup>16</sup>            | 10-15          | 0,5      | 500                         |

| Базовый <i>р</i> -слой                 | $5 \cdot 10^{18}$ | 2,5 | _ | 200  |
|----------------------------------------|-------------------|-----|---|------|
| Эмиттерный <i>n</i> <sup>+</sup> -слой | 10 <sup>21</sup>  | 2   | _ | 5-15 |

Таблица 3. Типичные параметры интегральных *п-р-п*-транзисторов

| Параметр                                    | Номинал | Допуск б, % |
|---------------------------------------------|---------|-------------|
| Коэффициент усиления В                      | 100-200 | ±30         |
| Предельная частота $f_{\rm T}$ , МГц        | 200-500 | ±20         |
| Коллекторная емкость C <sub>к</sub> , пФ    | 0,3-0,5 | ±10         |
| Пробивное напряжение $U_{\kappa\delta}$ , В | 40-50   | ±30         |
| Пробивное напряжение $U_{36}$ , В           | 7-8     | ±5          |

Примечание: *N* – концентрация примеси (для диффузных базового и эмиттерного слоев – поверхностная концентрация); *d* – глубина слоя; *p* – удельное сопротивление материала; *R<sub>s</sub>* – удельное сопротивление слоя.

Величину  $R_s$ , фигурирующую в табл. 2, называют удельным сопротивлением слоя. Происхождение этого параметра следующее. Пусть имеется прямоугольная полоска материала длиной а, шириной *b* и толщиной *d*. Если ток протекает вдоль полоски (т.е. параллельно ее поверхности), то сопротивление полоски можно записать в виде:

$$\mathbf{R} = \rho(a/bd) = R_s(a/b), \tag{12}$$

где  $R_s = \rho/d$ . Если слой неоднороден по толщине (например, если он получен диффузией примеси), то величина  $R_s$  запишется в общем виде:

$$R_{s} = \left(\int_{0}^{d} \sigma(x) dx\right)^{-1}, \qquad (13)$$

где  $\sigma(x) = 1/\rho(x)$  – удельная проводимость материала в плоскости, расположенной на расстоянии *x* от поверхности.

При условии a = b прямоугольная полоска принимает квадратную форму, а ее сопротивление делается равным  $R_s$ . Значит, величину  $R_s$  можно определить как продольное сопротивление слоя или пленки квадратной конфигурации. Чтобы подчеркнуть последнюю оговорку, вместо истинной размерности «Ом» пишут «Ом/П» (читается: «Ом на квадрат»). Зная величину  $R_s$ , легко рассчитать сопротивление слоя или пленки прямоугольной конфигурации по известным значениям a и b.

Из табл. З видно, что пробивное напряжение эмиттерного перехода в 5-7 раз меньше, чем коллекторного. Эта особенность, свойственная всем дрейфовым транзисторам, связана с тем, что эмиттерный переход образован более низкоомными слоями, чем коллекторный. При включении транзистора с общим эмиттером пробойное напряжение коллекторного перехода уменьшается. Если база достаточно тонкая (w < 1 мкм), то пробой обычно обусловлен эффектом смыкания, а напряжение пробоя характеризуется выражением:

$$U_w = (qN_{\rm b}/2\varepsilon_0\varepsilon)w_0^2 \tag{14}$$

Паразитные параметры. На рис. 7.14, а показана упрощенная структура интегрального *n-p-n*-транзистора, выполненного по методу разделительной диффузии. Особенность интегрального транзистора состоит в том, что его структура (с учетом подложки) – четырехслойная: наряду с рабочими эмиттерным и коллекторным переходами имеется третий (паразитный) переход между коллекторным *n*-слоем и подложкой *p*-типа. Наличие скрытого  $n^+$ -слоя (не показанного на рис. 44, *a*) не вносит принципиальных изменений в структуру.

Подложку ИС (если она имеет проводимость *p*-тнпа) присоединяют к самому отрицательному потенциалу. Поэтому напряжение на переходе

«коллектор-подложка» всегда обратное или (в худшем случае) близко к нулю. Следовательно, этот переход можно заменить барьерной емкостью  $C_{\rm kn}$ , показанной на рис. 44, *a*.

Вместе с горизонтальным сопротивлением коллекторного слоя  $r_{\kappa\kappa}$  емкость  $C_{\kappa n}$  образует *RC*-цепочку, которая подключена к активной области коллектора. Тогда эквивалентная схема интегрального *n-p-n*-транзистора имеет такой вид, как показано на рис. 44, *б*.



Рис. 44. Интегральный *n-p-n*-транзистор: *a* – упрощенная структура с выделенным паразитным *p-n-p*-транзистором; *б* – упрощенная модель;

в – полная модель

Цепочка  $r_{\kappa\kappa} - C_{\kappa n}$ , шунтирующая коллектор, – главная особенность интегрального *n-p-n*-транзистора. Эта цепочка, естественно, ухудшает его быстродействие и ограничивает предельную частоту и время переключения.

Поскольку подложка находится под неизменным потенциалом, ее можно считать заземленной по переменным составляющим. Поэтому, дополняя малосигнальную эквивалентную схему ОБ цепочкой  $r_{\kappa\kappa}C_{\kappa\Pi}$  и пренебрегая сопротивлением  $r_6$ , приходим к выводу, что емкость  $C_{\kappa\Pi}$  складывается с емкостью  $C_{\kappa}$ , а сопротивление  $r_{\kappa\kappa}$  – с внешним

сопротивлением *R*<sub>к</sub>. Соответственно эквивалентная постоянная времени запишется следующим образом:

$$\tau_{\alpha \text{ oe}} = \tau_{\alpha} + (C_{\kappa} + C_{\kappa \Pi}) (r_{\kappa \kappa} + R_{\kappa}).$$
(15)

Из выражения (15) очевидно, что паразитные параметры  $C_{\kappa n}$  и  $r_{\kappa \kappa}$  ограничивают быстродействие интегрального транзистора в идеальных условиях, когда  $\tau_{\alpha} = 0$ ,  $C_{\kappa} = 0$  и  $R_{\kappa} = 0$ . В этом случае эквивалентная постоянная времени  $\tau_{\alpha oe}$  равна постоянной времени подложки:

$$\tau_{\Pi} = C_{\kappa\Pi} \cdot r_{\kappa\kappa}. \tag{16}$$

Например, если  $C_{\kappa \pi} = 2 \ \pi \Phi \ u \ r_{\kappa \kappa} = 100 \ \text{Ом}$ , получаем  $\tau_{\pi} = 0,2 \ \text{нc}$ , соответствующая граничная частота  $f_{\pi} = 1/2\pi\tau_{\pi} \approx 800 \ \text{МГц}$ . С учетом параметров  $\tau_{\alpha}$ ,  $C_{\kappa}$  и при наличии внешнего сопротивления  $R_{\kappa}$  эквивалентная постоянная времени возрастает, а граничная частота уменьшается.

Значение  $r_{\rm kk} = 100$  Ом, использованное в предыдущем примере, характерно для транзисторов без скрытого  $n^+$ -слоя. При наличии скрытого слоя типичны значения  $r_{\rm kk} = 10$  Ом. Тогда постоянная времени  $\tau_{\rm n}$  оказывается на порядок меньше и влияние подложки становится мало существенным.

Соотношение между емкостями  $C_{\kappa n}$  и  $C_{\kappa}$  зависит в первую очередь от соотношения площадей соответствующих переходов и концентраций примеси в слоях подложки и коллектора. Обычно  $C_{\kappa n} = (2-3)C_{\kappa}$ .

При расчете емкости  $C_{\kappa \Pi}$  следует учитывать не только донную часть перехода коллектор-подложка, но и его боковые (вертикальные) части (рис. 44, *a*). Удельная емкость боковых частей больше, чем донной, поскольку концентрация акцепторов в разделительных слоях возрастает в направлении от дна перехода к поверхности (на рис. 44, *a* эта концентрация характеризуется густотой штриховки). Типичное значение удельной емкости для донной части составляет  $C_{0x} = 100 \text{ п}\Phi/\text{мm}^2$ , а для

боковых частей  $C_{0y,z} = 150-250 \text{ п}\Phi/\text{мm}^2$ . Обычно все три составляющие емкости  $C_{\text{кп}}$  оказываются почти одинаковыми и лежат в пределах 0,5-1,5 п $\Phi$ .

Пассивную область базы вместе с лежащими под ней областями коллектора и подложки можно представить как некий паразитный *p-n-p*—транзистор. На рис. 44, *a* структура такого транзистора обведена штриховой линией, а эквивалентная схема, характеризующая взаимосвязь рабочего *n-p-n*—транзистора с паразитным, показана на рис. 44, *в*.

Если *n-p-n*-транзистор работает в нормальном активном режиме  $(U_{\kappa\delta} > 0)$ , то паразитный транзистор находится в режиме отсечки  $(U_{3\delta} < 0, cm. знаки без скобок)$ . В этом случае коллекторный переход паразитного транзистора представлен емкостью  $C_{\kappa n}$  (рис. 44,  $\delta$ ). Если же *n-p-n*-транзистор работает в инверсном режиме или в режиме двойной инжекции  $(U_{3\delta} < 0)$ , то паразитный *p-n-p*-транзистор находится в активном режиме  $(U_{3\delta} > 0)$ , см. знаки в скобках). При этом в подложку уходит ток  $I_{n} = \alpha_{p-n-p}I_{1}$ , где  $I_{1}$  – часть базового тока (рис. 44,  $\epsilon$ ).

Утечка базового тока в подложку ухудшает параметры транзистора в режиме двойной инжекции. Поэтому транзисторы, предназначенные для работы в таком режиме, специально легируют золотом. Атомы золота играют в кремнии роль ловушек, т.е. способствуют уменьшению времени жизни носителей. Соответственно коэффициент  $\alpha_{p-n-p}$  уменьшается до значений менее 0,1, и утечкой тока в подложку можно пренебречь.

В случае диэлектрической изоляции паразитный *p-n-p*-транзистор отсутствует, но емкость  $C_{\kappa n}$  сохраняется. Она, как уже отмечалось, меньше, чем при изоляции *p-n*-переходом. Если диэлектриком является двуокись кремния, то удельная емкость при толщине 1 мкм составляет около 35 п $\Phi$ /мм<sup>2</sup>.

Типовой технологический цикл. Промышленность поставляет разработчику ИС готовые пластины кремния, прошедшие механическую и химическую обработку. Поэтому будем считать, что В начале технологического цикла имеется пластина кремния р-типа С отполированной поверхностью, покрытой тонким, естественным слоем окисла. В этой пластине групповым методом нужно ИЗГОТОВИТЬ транзисторы со структурой, показанной на рис. 36, б. Последовательность операций будет следующая.

1) Общее окисление пластины.

2) 1-я фотолитография: создание окон в окисле «под скрытые  $n^+$ -слои».

3) 1-я диффузия (создание скрытых *n*<sup>+</sup>-слоев, рис. 45, *a*); диффузант – мышьяк или сурьма.

4) Стравливание окисла со всей поверхности.

5) Наращивание эпитаксиального n-слоя (при этом скрытый  $n^+$ -слой несколько диффундирует как в подложку, так и в эпитаксиальный слой.

6) Общее окисление.



Рис. 45. Этапы технологического цикла создания интегрального *n-p-n*-транзистора со скрытым *n*<sup>+</sup>-слоем методом разделительной диффузии:

*а* – создание скрытых слоев; *б* – создание базовых слоев в эпитаксиальных карманах; *в* – создание эмиттерных слоев и слоев под омические контакты коллекторов; *г* – общая металлизация; *д* – создание рисунка металлической разводкой

7) 2-я фотолитография: создание окон в окисле «под разделительную диффузию».

8) 2-я диффузия (создание разделительных *p*-слоев и соответственно изолированных *n*-карманов в эпитаксиальном слое, рис. 35); диффузант – бор.

9) 3-я фотолитография: создание окон в окисле «под базовую диффузию».

10) 3-я диффузия (создание базовых *p*-слоев, рис. 45, б); диффузант – бор. Диффузия двухстадийная – «загонка» и «разгонка».

11) 4-я фотолитография: создание окон в окисле «под эмиттерную диффузию и омические контакты коллекторов».

12) 4-я диффузия (создание *n*<sup>+</sup>-слоев, рис. 45, *в*); диффузант – фосфор. Иногда эта диффузия тоже двухстадийная.

13) 5-я фотолитография: создание окон в окисле «под омические контакты».

14) Общее напыление алюминия на пластину (рис. 45, г).

15) 6-я фотолитография: создание окон в фоторезисте «под металлическую разводку».

16) Травление алюминия через фоторезистную маску, снятие фоторезиста (рис. 45, *д*),

17) Термическая обработка для вжигания алюминия в кремний.

Сборочные операции мы опускаем: они были рассмотрены в разделе 6.10. К рассмотренному технологическому циклу необходимо сделать несколько дополнительных замечаний.

В последнее время промышленность начала выпускать пластины с уже осуществленными эпитаксиальным слоем и скрытым  $n^+$ -слоем. В таком случае первые пять операций отпадают.

В п. 10 отмечено, что диффузия бора на этапе базовой диффузии – двухстадийная («загонка» и «разгонка»). Такое, казалось бы, усложнение процесса имеет серьезные основания и является общепринятым.

Действительно, для того чтобы коэффициент инжекции эмиттерного перехода составлял не менее 0,999, концентрация примеси в эмиттерном слое должна превышать концентрацию в базовом слое не менее чем в 100 раз. Между тем предельные растворимости бора и фосфора при оптимальных температурах различаются всего в 3 раза (табл. 1). Для того чтобы преодолеть это противоречие, нужно понизить приповерхностную концентрацию бора. Это можно сделать несколькими способами.

Можно проводить диффузию бора при столь низкой температуре, при которой его предельная растворимость будет в 100 раз меньше, чем у фосфора; однако тогда коэффициент диффузии уменьшится на несколько порядков и диффузию придется проводить в течение ряда суток или даже недель. Можно понизить температуру в зоне источника диффузанта и таким образом создать «диффузантный голод» вблизи поверхности пластины; однако этот процесс трудно контролируется. Таким образом, двухстадийная диффузия оказывается оптимальным решением: во время «разгонки» поверхностную концентрацию легко уменьшить в десятки раз и более (рис. 11,  $\delta$ ).

Температуру «разгонки» делают на 150-200°С больше, чем температура «загонки», чтобы повысить коэффициент диффузии примеси и сократить время процесса. Типичное время «загонки» составляет 20-40 мин (при температуре 1000-1050 °С), а «разгонки» – несколько часов (при температуре около 1200 °С).

Внедрение фосфора на этапе эмиттерной диффузии (п. 12) – последняя высокотемпературная операция в цикле (температура выбирается на 100-150 °С ниже температуры «разгонки» бора, чтобы не изменить глубину коллекторного *p-n*–перехода). Длительность этой операции определяет толщину  $n^+$ -слоя, а значит, и ширину базы транзистора. У современных планарных транзисторов типичная ширина базы составляет 0,4-0,5 мкм.

В заключение заметим, что в результате неоднократных операций фотолитографии, окисления и диффузии рельеф окисной пленки перед металлизацией оказывается сложным – многоступенчатым. В ряде случаев это затрудняет получение хорошей адгезии алюминия с поверхностью окисла. Обычно на рисунках, иллюстрирующих структуру (разрез) транзисторов или ИС, многоступенчатость окисла для простоты не показывают.